آرڈر_بی جی

مصنوعات

UC2843BD1013TR ic چپ انٹیگریٹڈ سرکٹ الیکٹرانکس سیمی کنڈکٹر بالکل نیا اور اصل ایک جگہ خرید

مختصر کوائف:


مصنوعات کی تفصیل

پروڈکٹ ٹیگز

مصنوعات کی خصوصیات

TYPE تفصیل
قسم انٹیگریٹڈ سرکٹس (ICs)

پاور مینجمنٹ (PMIC)

ڈی سی ڈی سی سوئچنگ کنٹرولرز

Mfr ایس ٹی مائیکرو الیکٹرانکس
سلسلہ -
پیکج ٹیپ اور ریل (TR)

کٹ ٹیپ (CT)

Digi-Reel®

SPQ 2500
پروڈکٹ کی حیثیت فعال
آؤٹ پٹ کی قسم ٹرانزسٹر ڈرائیور
فنکشن سٹیپ اپ، سٹیپ اپ/ سٹیپ ڈاون
آؤٹ پٹ کنفیگریشن مثبت، تنہائی کے قابل
ٹوپولوجی بوسٹ، فلائی بیک
آؤٹ پٹ کی تعداد 1
آؤٹ پٹ فیزز 1
وولٹیج - سپلائی (Vcc/Vdd) 7.6V ~ 30V
تعدد - سوئچنگ 500kHz تک
ڈیوٹی سائیکل (زیادہ سے زیادہ) 96%
ہم وقت ساز ریکٹیفائر No
گھڑی کی مطابقت پذیری۔ No
سیریل انٹرفیس -
کنٹرول کی خصوصیات فریکوئینسی کنٹرول
آپریٹنگ درجہ حرارت -25°C ~ 85°C (TA)
چڑھنے کی قسم سطح کا پہاڑ
پیکیج / کیس 8-SOIC (0.154", 3.90mm چوڑائی)
سپلائر ڈیوائس پیکیج 8-SOIC
بیس پروڈکٹ نمبر UC2843B

 

انٹیگریٹڈ سرکٹ کی قسم

1.ایک LDO، یا کم ڈراپ آؤٹ ریگولیٹر، ایک کم ڈراپ آؤٹ لکیری ریگولیٹر ہے جو ایک ریگولیٹ آؤٹ پٹ وولٹیج پیدا کرنے کے لیے لاگو کردہ ان پٹ وولٹیج سے اضافی وولٹیج کو گھٹانے کے لیے اپنے سنترپتی علاقے میں چلنے والے ٹرانجسٹر یا فیلڈ ایفیکٹ ٹیوب (FET) کا استعمال کرتا ہے۔
چار اہم عناصر ڈراپ آؤٹ، شور، پاور سپلائی ریجیکشن ریشو (PSRR)، اور Quiescent Current Iq ہیں۔
اہم اجزاء: سٹارٹنگ سرکٹ، مستقل کرنٹ سورس بائیس یونٹ، انبلنگ سرکٹ، ایڈجسٹنگ ایلیمنٹ، ریفرنس سورس، ایرر ایمپلیفائر، فیڈ بیک ریزسٹر نیٹ ورک اور پروٹیکشن سرکٹ وغیرہ۔

2۔آپریٹنگ اصول
LDO بنیادی سرکٹ سیریز ریگولیٹر VT، سیمپلنگ ریزسٹرس R1 اور R2، اور موازنہ یمپلیفائر A پر مشتمل ہوتا ہے۔
سسٹم کو پاور اپ کیا جاتا ہے، اگر ان ایبل پن اونچی سطح پر ہے، سرکٹ شروع ہو جاتا ہے، مستقل کرنٹ سورس سرکٹ پورے سرکٹ کو تعصب فراہم کرتا ہے، ریفرنس سورس وولٹیج تیزی سے قائم ہو جاتا ہے، اور غیر منظم ان پٹ وولٹیج کو وولٹیج کے طور پر استعمال کیا جاتا ہے۔ پاور سپلائی میں، ریفرنس وولٹیج کو ایرر ایمپلیفائر کے منفی فیز ان پٹ وولٹیج کے طور پر استعمال کیا جاتا ہے، ریزسٹر فیڈ بیک نیٹ ورک آؤٹ پٹ وولٹیج کو تقسیم کرتا ہے اور فیڈ بیک وولٹیج حاصل کرتا ہے، یہ فیڈ بیک وولٹیج ایرر کمپیریٹر کے اسی سمت والے ٹرمینل میں داخل ہوتا ہے، اور منفی یہ فیڈ بیک وولٹیج ایرر کمپیریٹر کے آئسوٹروپک سائیڈ میں داخل ہوتا ہے اور منفی حوالہ وولٹیج کے ساتھ موازنہ کیا جاتا ہے۔دو وولٹیجز کے درمیان فرق کو پاور ایڈجسٹ کرنے والے عنصر کے گیٹ کو براہ راست کنٹرول کرنے کے لیے ایرر ایمپلیفائر کے ذریعے بڑھایا جاتا ہے، اور ایل ڈی او کے آؤٹ پٹ کو ایڈجسٹ کرنے والی ٹیوب کی ترسیل کی حالت کو تبدیل کرکے کنٹرول کیا جاتا ہے، یعنی Vout = (R1 + R2)/ R2 × Vref
اصل لو ڈراپ آؤٹ لکیری ریگولیٹر میں دیگر افعال بھی ہوتے ہیں جیسے لوڈ شارٹ سرکٹ پروٹیکشن، اوور وولٹیج شٹ ڈاؤن، تھرمل شٹ ڈاؤن، ریورس کنکشن پروٹیکشن وغیرہ۔

3.فوائد، نقصانات، اور موجودہ حیثیت
لو ڈراپ آؤٹ وولٹیج (LDO) لکیری ریگولیٹرز کم قیمت، کم شور، کم خاموش کرنٹ، چند بیرونی اجزاء، عام طور پر صرف ایک یا دو بائی پاس کیپسیٹرز، اور ان کا اپنا شور بہت کم اور ایک اعلی پاور سپلائی ریجیکشن ریشو (PSRR) ہوتا ہے۔ایل ڈی او ایک چھوٹا سا نظام ہے جس میں چپ (ایس او سی) بہت کم خود استعمال ہوتا ہے۔اسے موجودہ مین چینل کنٹرول کے لیے استعمال کیا جا سکتا ہے اور اس میں مربوط ہارڈ ویئر سرکٹس ہیں جیسے MOSFETs بہت کم ان لائن آن ریزسٹنس کے ساتھ، Schottky diodes، سیمپلنگ ریزسٹرس، اور وولٹیج ڈیوائیڈرز کے ساتھ ساتھ زیادہ موجودہ تحفظ، زیادہ درجہ حرارت سے تحفظ، درست حوالہ کے ذرائع، ڈیفرینشل ایمپلیفائرز، ڈیلیئرز، وغیرہ۔ پی جی ایل ڈی او کی ایک نئی نسل ہے جس میں ہر آؤٹ پٹ سٹیٹ کے لیے خود ٹیسٹ ہوتا ہے اور محفوظ بجلی کی فراہمی میں تاخیر ہوتی ہے، جسے پاور گڈ بھی کہا جا سکتا ہے، یعنی "پاور گڈ یا پاور سٹیبل"۔ .بہت سے LDOs کو مستحکم آپریشن کے لیے ان پٹ پر صرف ایک کپیسیٹر اور آؤٹ پٹ پر ایک کی ضرورت ہوتی ہے۔
نئے LDOs درج ذیل خصوصیات کو حاصل کر سکتے ہیں: 30µV کا آؤٹ پٹ شور، 60dB کا PSRR، 6µA کا خاموش کرنٹ، اور صرف 100mV کا وولٹیج ڈراپ۔LDO لکیری ریگولیٹرز کی اس بہتر کارکردگی کی بنیادی وجہ یہ ہے کہ استعمال کیا جانے والا ریگولیٹر ایک P-چینل MOSFET ہے، جو وولٹیج سے چلنے والا ہے اور اسے کرنٹ کی ضرورت نہیں ہوتی ہے، جس سے ڈیوائس خود استعمال ہونے والے کرنٹ کو کم کرتی ہے اور اس میں وولٹیج گرتا ہے۔ڈراپ آؤٹ پٹ کرنٹ اور آن ریزسٹنس کی پیداوار کے تقریباً برابر ہے۔MOSFET میں وولٹیج ڈراپ اس کی کم آن مزاحمت کی وجہ سے بہت کم ہے۔عام لکیری ریگولیٹرز پی این پی ٹرانزسٹر استعمال کرتے ہیں۔PNP ٹرانزسٹرز والے سرکٹس میں، ان پٹ اور آؤٹ پٹ کے درمیان وولٹیج کا ڈراپ اتنا کم نہیں ہونا چاہیے کہ PNP ٹرانزسٹر کو سنترپتی میں جانے اور آؤٹ پٹ کی صلاحیت کو کم کرنے سے روک سکے۔


  • پچھلا:
  • اگلے:

  • اپنا پیغام یہاں لکھیں اور ہمیں بھیجیں۔