XC7Z015-2CLG485I - انٹیگریٹڈ سرکٹس (ICs)، ایمبیڈڈ، سسٹم آن چپ (SoC)
مصنوعات کی خصوصیات
TYPE | تفصیل |
قسم | انٹیگریٹڈ سرکٹس (ICs) |
Mfr | اے ایم ڈی |
سلسلہ | Zynq®-7000 |
پیکج | ٹرے |
پروڈکٹ کی حیثیت | فعال |
فن تعمیر | ایم سی یو، ایف پی جی اے |
کور پروسیسر | CoreSight™ کے ساتھ Dual ARM® Cortex®-A9 MPCore™ |
فلیش کا سائز | - |
رام سائز | 256KB |
پیری فیرلز | ڈی ایم اے |
کنیکٹوٹی | CANbus, EBI/EMI, Ethernet, I²C, MMC/SD/SDIO, SPI, UART/USART, USB OTG |
رفتار | 766MHz |
بنیادی اوصاف | Artix™-7 FPGA، 74K Logic Cells |
آپریٹنگ درجہ حرارت | -40°C ~ 100°C (TJ) |
پیکیج / کیس | 485-LFBGA، CSPBGA |
سپلائر ڈیوائس پیکیج | 485-CSPBGA (19x19) |
I/O کی تعداد | 130 |
بیس پروڈکٹ نمبر | XC7Z015 |
دستاویزات اور میڈیا
وسائل کی قسم | لنک |
ڈیٹا شیٹ | Zynq-7000 SoC تفصیلات |
ماحولیاتی معلومات | Xiliinx RoHS سرٹیفکیٹ |
خصوصی صنعت | تمام پروگرام قابل Zynq®-7000 SoC |
ای ڈی اے ماڈلز | XC7Z015-2CLG485I بذریعہ الٹرا لائبریرین |
ماحولیاتی اور برآمدی درجہ بندی
وصف | تفصیل |
RoHS حیثیت | ROHS3 کے مطابق |
نمی کی حساسیت کی سطح (MSL) | 3 (168 گھنٹے) |
ریچ اسٹیٹس | غیر متاثر پہنچیں۔ |
ای سی سی این | 3A991A2 |
ایچ ٹی ایس یو ایس | 8542.39.0001 |
پی ایل پاور-آن/آف پاور سپلائی کی ترتیب
PL کے لیے تجویز کردہ پاور آن ترتیب VCCINT، VCCBRAM، VCCAUX، اور VCCO ہے تاکہ کم از کم کرنٹ ڈرا حاصل کیا جا سکے اور اس بات کو یقینی بنایا جا سکے کہ پاور آن پر I/Os 3 بیان کیے گئے ہیں۔تجویز کردہ پاور آف ترتیب پاور آن ترتیب کا الٹ ہے۔اگر VCCINT اور VCCBRAM میں تجویز کردہ وولٹیج کی سطح ایک جیسی ہے تو دونوں کو ایک ہی سپلائی سے پاور کیا جا سکتا ہے اور بیک وقت ریمپ کیا جا سکتا ہے۔اگر VCCAUX اور VCCO میں تجویز کردہ وولٹیج کی سطح ایک جیسی ہے تو دونوں کو ایک ہی سپلائی سے پاور کیا جا سکتا ہے اور بیک وقت ریمپ کیا جا سکتا ہے۔
HR I/O بینکوں اور کنفیگریشن بینک 0 میں 3.3V کے VCCO وولٹیجز کے لیے:
VCCO اور VCCAUX کے درمیان وولٹیج کا فرق 2.625V سے زیادہ نہیں ہونا چاہیے TVCCO2VCCAUX سے زیادہ وقت کے لیے ہر پاور آن/آف سائیکل کے لیے ڈیوائس کی قابل اعتماد سطح کو برقرار رکھنے کے لیے۔
• TVCCO2VCCAUX ٹائم پاور آن اور پاور آف ریمپ کے درمیان کسی بھی فیصد میں مختص کیا جا سکتا ہے۔
GTP ٹرانسسیور (صرف XC7Z012S اور XC7Z015)
GTP ٹرانسسیورز (صرف XC7Z012S اور XC7Z015) کے لیے کم از کم کرنٹ ڈرا حاصل کرنے کے لیے تجویز کردہ پاور آن ترتیب VCCINT، VMGTAVCC، VMGTAVTT یا VMGTAVCC، VCCINT، VMGTAVTT ہے۔VMGTAVCC اور VCCINT دونوں کو ایک ساتھ ریمپ کیا جا سکتا ہے۔کم از کم کرنٹ ڈرا حاصل کرنے کے لیے تجویز کردہ پاور آف سیکوئنس پاور آن سیکوینس کا الٹ ہے۔
اگر یہ تجویز کردہ سلسلے پورے نہیں ہوتے ہیں تو، VMGTAVTT سے حاصل کردہ کرنٹ پاور اپ اور پاور ڈاؤن کے دوران تصریحات سے زیادہ ہو سکتا ہے۔
• جب VMGTAVTT کو VMGTAVCC اور VMGTAVTT – VMGTAVCC > 150 mV اور VMGTAVCC <0.7V سے پہلے طاقت دی جاتی ہے، VMGTAVCC ریمپ اپ کے دوران VMGTAVTT موجودہ ڈرا 460 mA فی ٹرانسیور تک بڑھ سکتا ہے۔موجودہ قرعہ اندازی کا دورانیہ 0.3 x TMGTAVCC (GND سے VMGTAVCC کے 90% تک ریمپ ٹائم) تک ہو سکتا ہے۔الٹ پاور ڈاؤن کے لیے درست ہے۔
• جب VMGTAVTT کو VCCINT اور VMGTAVTT – VCCINT > 150 mV اور VCCINT <0.7V سے پہلے طاقت دی جاتی ہے، VCCINT ریمپ اپ کے دوران VMGTAVTT موجودہ ڈرا 50 mA فی ٹرانسیور تک بڑھ سکتا ہے۔موجودہ قرعہ اندازی کا دورانیہ 0.3 x TVCCINT (GND سے VCCINT کے 90% تک ریمپ ٹائم) تک ہو سکتا ہے۔الٹ پاور ڈاؤن کے لیے درست ہے۔
نہ دکھائے گئے سپلائیز کے لیے کوئی تجویز کردہ ترتیب نہیں ہے۔