(الیکٹرانک اجزاء) 5V927PGGI8
مصنوعات کی خصوصیات
TYPE | تفصیل |
قسم | انٹیگریٹڈ سرکٹس (ICs) |
Mfr | Renesas Electronics America Inc |
سلسلہ | - |
پیکج | ٹیپ اور ریل (TR) |
پروڈکٹ کی حیثیت | متروک |
قسم | کلاک جنریٹر |
پی ایل ایل | ہاں بائی پاس کے ساتھ |
ان پٹ | LVTTL، کرسٹل |
آؤٹ پٹ | ایل وی ٹی ٹی ایل |
سرکٹس کی تعداد | 1 |
تناسب - ان پٹ: آؤٹ پٹ | 2:4 |
فرق - ان پٹ: آؤٹ پٹ | نہیں نہیں |
تعدد - زیادہ سے زیادہ | 160MHz |
تقسیم کنندہ/ملٹی پلیئر | ہاں نہیں |
وولٹیج - سپلائی | 3V ~ 3.6V |
آپریٹنگ درجہ حرارت | -40°C ~ 85°C |
چڑھنے کی قسم | سطح کا پہاڑ |
پیکیج / کیس | 16-TSOP (0.173″، 4.40 ملی میٹر چوڑائی) |
سپلائر ڈیوائس پیکیج | 16-ٹی ایس ایس او پی |
بیس پروڈکٹ نمبر | IDT5V927 |
دستاویزات اور میڈیا
وسائل کی قسم | لنک |
ڈیٹا شیٹ | IDT5V927 |
PCN متروک / EOL | نظر ثانی 23/Dec/2013 |
ایچ ٹی ایم ایل ڈیٹا شیٹ | IDT5V927 |
ماحولیاتی اور برآمدی درجہ بندی
وصف | تفصیل |
نمی کی حساسیت کی سطح (MSL) | 1 (لامحدود) |
ریچ اسٹیٹس | غیر متاثر پہنچیں۔ |
ای سی سی این | EAR99 |
ایچ ٹی ایس یو ایس | 8542.39.0001 |
اضافی وسائل
وصف | تفصیل |
دوسرے نام | 5V927PGGI8 |
معیاری پیکیج | 4,000 |
پروڈکٹ کی تفصیلات
24 بٹ ڈیجیٹل سگنل پروسیسر
Motorola DSP56307، پروگرام قابل ڈیجیٹل سگنل پروسیسرز (DSPs) کے DSP56300 خاندان کا ایک رکن، عام فلٹرنگ آپریشنز کے ساتھ وائرلیس انفراسٹرکچر ایپلی کیشنز کو سپورٹ کرتا ہے۔آن-چِپ اینہانسڈ فلٹر کاپروسیسر (EFCOP) بنیادی آپریشن کے ساتھ متوازی طور پر فلٹر الگورتھم پر کارروائی کرتا ہے، اس طرح ڈی ایس پی کی مجموعی کارکردگی اور کارکردگی میں اضافہ ہوتا ہے۔خاندان کے دیگر افراد کی طرح، DSP56307 ایک اعلیٰ کارکردگی، سنگل کلاک سائیکل فی انسٹرکشن انجن (Motorolas کے مقبول DSP56000 کور فیملی کے ساتھ کوڈ سے مطابقت رکھتا ہے)، ایک بیرل شفٹر، 24 بٹ ایڈریسنگ، ایک انسٹرکشن کیش، اور استعمال کرتا ہے۔ ایک براہ راست میموری تک رسائی کنٹرولر، جیسا کہ شکل 1 میں ہے۔ DSP56307 2.5 وولٹ کور اور آزاد 3.3 وولٹ ان پٹ/آؤٹ پٹ پاور کے ساتھ اندرونی 100 میگاہرٹز گھڑی کا استعمال کرتے ہوئے 100 ملین ہدایات (MIPS) فی سیکنڈ پر کارکردگی پیش کرتا ہے۔
جائزہ
دوسری نسل کے ASMBL (ایڈوانسڈ سلکان ماڈیولر بلاک) کالم پر مبنی فن تعمیر کا استعمال کرتے ہوئے، XC5VLX330T-3FFG1738I میں پانچ الگ الگ پلیٹ فارمز (سب فیملیز) شامل ہیں، جو کسی بھی FPGA فیملی کی طرف سے پیش کردہ سب سے زیادہ انتخاب ہے۔ہر پلیٹ فارم میں مختلف قسم کے جدید منطقی ڈیزائنوں کی ضروریات کو پورا کرنے کے لیے خصوصیات کا ایک مختلف تناسب ہوتا ہے۔انتہائی جدید، اعلیٰ کارکردگی والے منطقی تانے بانے کے علاوہ، XC5VLX330T-3FFG1738I FPGAs میں بہت سے ہارڈ-IP سسٹم لیول بلاکس شامل ہیں، بشمول طاقتور 36-Kbit بلاک RAM/FIFOs، سیکنڈ جنریشن 25 x 18 DSP سلائس، بلٹ کے ساتھ IO ٹیکنالوجی کو منتخب کریں۔ ڈیجیٹل طور پر کنٹرول شدہ رکاوٹ میں، چپ سنک سورس سنکرونس انٹرفیس بلاکس، سسٹم مانیٹر کی فعالیت،
خصوصیات
ہائی پرفارمنس DSP56300 کور
● 2.5 V کور اور 3.3 VI/O پر 100 MHz گھڑی کے ساتھ 100 ملین ہدایات فی سیکنڈ (MIPS)
● آبجیکٹ کوڈ DSP56000 کور کے ساتھ مطابقت رکھتا ہے۔
● انتہائی متوازی انسٹرکشن سیٹ
● ڈیٹا ریاضی منطق یونٹ (ALU)
- مکمل طور پر پائپ لائن شدہ 24 x 24 بٹ متوازی ملٹی پلیئر ایکومولیٹر
- 56 بٹ متوازی بیرل شفٹر (تیز شفٹ اور نارملائزیشن؛ بٹ اسٹریم جنریشن اور پارسنگ)
- مشروط ALU ہدایات
- سافٹ ویئر کنٹرول کے تحت 24 بٹ یا 16 بٹ ریاضی کی حمایت
● پروگرام کنٹرول یونٹ (PCU)
- پوزیشن انڈیپنڈنٹ کوڈ (PIC) سپورٹ
- ڈی ایس پی ایپلیکیشنز کے لیے ایڈریسنگ موڈز (بشمول فوری آفسیٹس)
- آن چپ انسٹرکشن کیشے کنٹرولر
- آن چپ میموری کو قابل توسیع ہارڈ ویئر اسٹیک
- نیسٹڈ ہارڈویئر ڈی او لوپس
- تیز آٹو ریٹرن انٹرپٹس
● براہ راست میموری تک رسائی (DMA)
- اندرونی اور بیرونی رسائی کی حمایت کرنے والے چھ DMA چینلز
- ایک-، دو-، اور تین جہتی منتقلی (بشمول سرکلر بفرنگ)
- بلاک کی منتقلی میں خلل
- رکاوٹ لائنوں اور تمام پیری فیرلز سے متحرک ہونا
● فیز لاکڈ لوپ (PLL)
- لاک کے نقصان کے بغیر کم پاور ڈیوائیڈ فیکٹر (DF) کو تبدیل کرنے کی اجازت دیتا ہے۔
- ترچھا خاتمے کے ساتھ آؤٹ پٹ گھڑی
● ہارڈ ویئر ڈیبگنگ سپورٹ
- آن چپ ایمولیشن (سی ای پر) ماڈیول
- مشترکہ ٹیسٹ ایکشن گروپ (JTAG) ٹیسٹ ایکسیس پورٹ (ٹی اے پی)
- ایڈریس ٹریس موڈ بیرونی بندرگاہ پر داخلی پروگرام رام تک رسائی کی عکاسی کرتا ہے۔